O dechnolegElectroneg

RS-fflip-fflop. Mae'r egwyddor o weithredu, diagramau swyddogaethol, bwrdd pontio

Sbarduno - dyfais syml yn beiriant digidol. Mae ganddo ddau sefydlogrwydd y wladwriaeth. Mae un o'r amodau hyn, rhoddir gwerth "1", a'r llall - "0". cyflwr Sbardun, a gwerth y wybodaeth deuaidd sy'n cael ei storio ynddo, y signalau allbwn yn cael ei bennu: Uniongyrchol a wyneb i waered. Yn yr achos lle y potensial allbwn uniongyrchol yn cael ei sefydlu, sy'n cyfateb i un rhesymeg, cyflwr fflip-fflop elwir yr uned (y potensial ar yr allbwn inverted yn sero). Os na fydd yr allbwn uniongyrchol yn bosibl, yna gelwir y cyflwr yn cael ei sbarduno sero.

Sbardunau yn cael eu dosbarthu gan y nodweddion canlynol:

1. Erbyn y dull o gofnodi gwybodaeth (cydamserol a asynchronous).

2. Fel gwybodaeth rheoli (ystadegau, deinamig, un-cam, multistage).

3. Fel wireddu o'r cysylltiadau rhesymegol (JK-fflip-fflop, RS-sbardunau, T-Triger, D-fflip-fflop a mathau eraill).

Y prif baramedrau o bob math o sbardunau yn werth mwyaf o hyd signal mewnbwn, yr amser oedi ei angen ar gyfer newid y fflip-fflop, a chaniatáu amser gweithredu.

Yn yr erthygl hon, gadewch i ni siarad am y math hwn o ddyfais, fel RS-fflip-fflop. Maent o ddau fath: cydamserol a asynchronous.

Mae gan asynchronous RS-fflip-fflop ddwy linell adeiladol (R a S) mewnbwn. Mae'r ddyfais hon yn gweithredu yn ôl y tabl trawsnewid.

Gwaharddedig ar gyfer y fath fflip-fflop yn gyfuniad o signalau ar y mewnbynnau y ddyfais, gan achosi cyflwr o ansicrwydd. Gall y cyfuniad hwn yn cael ei fynegi fel gofyniad RtSt = 0. Wrth leihau'r map Karnaugh arddangos gweithrediad sbarduno gyfraith, a elwir yr hafaliad nodweddiadol: Q (t + 1) = St V R'tQt. Felly RtSt yw sero.

Ar y diagram swyddogaethol yn dangos y RS-fflip-fflop asynchronous NAND math a'r ail berfformiad ar NOR elfennau.

Yr ail fath - cydamserol RS-FF. O'r fath yn ddyfais yn strwythurol wedi tri mewnbynnau uniongyrchol S, R, a C. Mae'r gwahaniaeth rhwng y cydamserol ac anghydamserol fath fflip-fflop yw presenoldeb mewnbwn synchronization (C). Mae'n angenrheidiol am y rhesymau canlynol: oherwydd yn y mewnbynnau ddyfais (elfen rhesymeg) signalau yn cael eu hanfon nid bob amser ar yr un pryd. Mae hyn oherwydd y ffaith eu bod yn pasio trwy wahanol fathau a nifer y nodau sydd â gwahanol oedi. Gelwir y ffenomen yn "gêm." O ganlyniad i "ddigwyddiadau" o'r fath, bydd y gwerthoedd signal a geir yn cael ei arosod ar werthoedd blaenorol y signalau eraill. Mae hyn i gyd yn arwain at ddyfeisiau larwm ffug.

Gall hyn ffenomen yn cael ei ddileu drwy gymhwyso'r signalau mewnbwn ddyfais llidiartu amser. Sef, yn y mewnbwn o giât NIAC eithrio corbys cysoni yma allweddol yn uniongyrchol signalau wybodaeth a ddarparwyd, mae hyn yn wybodaeth amser i'r signalau mewnbwn yn cael amser i gloi ar y mewnbwn.

Y prif amod ar gyfer gweithrediad cywir o newid gyfnodau rhesymeg yn y RS-fflip-fflop a rhesymeg a reolir ganddynt - Gwir annerbyniol gweithredu ar y pryd neu signal St, dyfais switsio, ac adalw gwybodaeth o allbwn Q (t + 1) fflip-fflop. Yn hyn o beth, mae'r gyfres posibl yn cynnwys elfennau yn unig cydamserol.

-Fath RS nodweddiadol cydamserol fflip-fflop gynrychiolir gan yr hafaliad: Q (t + 1) = StCt V R'tQt V QtC't.

Mae'r llun yn dangos y RS-sbarduno NAND fath cydamserol. Mewnbwn AC gatiau, NID uned rhesymegol yn cael ei drosglwyddo i'r data switsio mewnbwn S neu R am y mewnbynnau angenrheidiol RS asynchronous deipio clicied gyda mewnbwn inverted dim ond pan fydd y mewnbwn synchronous signal (C) ar resymeg un.

Similar articles

 

 

 

 

Trending Now

 

 

 

 

Newest

Copyright © 2018 cy.unansea.com. Theme powered by WordPress.